
Vishay新增側(cè)邊圖形SDWP基板 為提高定制薄膜基板設(shè)計(jì)靈活性與密度
發(fā)布時(shí)間:2015-03-10 責(zé)任編輯:susan
【導(dǎo)讀】2015 年 3 月10 日,Vishay Intertechnology Inc.宣布,為其定制薄膜基板新增SDWP基板,這是一種側(cè)邊圖形,能使得Vishay用小的線路寬度和間隔尺寸,在基板的最多4個(gè)表面上制造出導(dǎo)電圖形,可在國(guó)防、航天、醫(yī)療和電信設(shè)備里提高設(shè)計(jì)靈活性和密度,以實(shí)現(xiàn)小型化。
不像采用鍍層或填孔的傳統(tǒng)方法,Vishay Dale Resistors Electro-Films產(chǎn)品線使用能在側(cè)邊和上表面進(jìn)行芯片粘結(jié)或引線鍵合的SDWP基板。與引線鍵合相比,側(cè)邊圖形連接的電感更低,因此在高頻下工作得更好,使得這些器件非常適合機(jī)電或光電應(yīng)用里的定制電路,射頻應(yīng)用中的高頻電路,以及高比特率收發(fā)器(TOSA/ROSA)。薄膜器件適合芯片粘結(jié)或引線鍵合,線路寬度和間隔小于0.003英寸,公差低至±0.001英寸。
使用這種基板,設(shè)計(jì)者可以在芯片的上表面和下表面之間實(shí)現(xiàn)連續(xù)的導(dǎo)電圖形,把引線鍵合連到芯片側(cè)邊的印制線上,或用pin腳與芯片的側(cè)邊實(shí)現(xiàn)接觸。SDWP還能讓設(shè)計(jì)者把芯片安裝在基板上,在直立組裝中定位基板的位置,且引線鍵合放到變成基板“上表面”的地方,這樣就能與產(chǎn)品里的光纖、棱鏡和透鏡等光學(xué)元件實(shí)現(xiàn)更好的集成。
SDWP基板的鍍層厚度小于0.025英寸,最小線寬和間隔小于0.003英寸,線寬和間隔公差低至±0.001英寸。與厚膜方案相比,薄膜器件的導(dǎo)線寬度和間隔尺寸小2到3倍,并且尺寸公差更嚴(yán)。基板使用了多種金屬材料,包括TiW/Au/Au鍍層、TiW/Au/Ni鍍層/Au鍍層,以及Cr/Cu/Cu鍍層/Ni鍍層/Au鍍層。

特別推薦
- 強(qiáng)強(qiáng)聯(lián)手!貿(mào)澤電子攜手ATI,為自動(dòng)化產(chǎn)線注入核心部件
- 瞄準(zhǔn)精準(zhǔn)醫(yī)療,Nordic新型芯片讓可穿戴醫(yī)療設(shè)備設(shè)計(jì)更自由
- 信號(hào)切換全能手:Pickering 125系列提供了從直流到射頻的完整舌簧繼電器解決方案
- 射頻供電新突破:Flex發(fā)布兩款高效DC/DC轉(zhuǎn)換器,專攻微波與通信應(yīng)用
- 電源架構(gòu)革新:多通道PMIC并聯(lián)實(shí)現(xiàn)大電流輸出的設(shè)計(jì)秘籍
技術(shù)文章更多>>
- 固態(tài)斷路器(SSCB)的發(fā)展與突破,安森美SiC JFET因何成為最優(yōu)解
- 尋找TE元件?貿(mào)澤電子供應(yīng)TE Connectivity超75萬(wàn)種元器件
- 重要發(fā)聲!意法半導(dǎo)體總裁格蘭迪亮相巴克萊全球科技年會(huì)
- 品質(zhì)追求:來(lái)自晶圓廠的真知灼見(jiàn)
- CPU總是過(guò)熱降頻?工程師教你只看這5個(gè)核心參數(shù),選出高性價(jià)比靜音風(fēng)扇
技術(shù)白皮書(shū)下載更多>>
- 車(chē)規(guī)與基于V2X的車(chē)輛協(xié)同主動(dòng)避撞技術(shù)展望
- 數(shù)字隔離助力新能源汽車(chē)安全隔離的新挑戰(zhàn)
- 汽車(chē)模塊拋負(fù)載的解決方案
- 車(chē)用連接器的安全創(chuàng)新應(yīng)用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門(mén)搜索





